LogICOR 256 PT FFT V2.0——使用256 PT FFT V2.0的VIETEX II器件引起PAR警告和错误-Xilinx-AMD社区-FPGA CPLD-ChipDebug

LogICOR 256 PT FFT V2.0——使用256 PT FFT V2.0的VIETEX II器件引起PAR警告和错误

描述

关键词:核、FFT、变换、切片、误差

当我在VelTeX II设计中使用256 PT FFT V.2时,报告以下PAR警告和错误:

警告:位置:78 -切片组件“FFTBUF/FFT/DFLY/XFFT4/B3/RADDR/COUT1YNETYO”不能放置。
切片“FFTYBUF/FFT/DFLY/XFFT4/B3/RADDR/COUT1YNETYO”。

“错误:布局:79——没有足够的站点来放置所有选定的组件。这可能是由于缺乏资源,偏好冲突,或宏观配置布局要求不能满足。如果PAR已被运行,请检查.PAR文件的资源分配和利用,并验证有足够的资源来放置组件。同时确保所有的安置冲突都得到解决。如果这些都不是问题,检查设计中的宏的大小和形状,以确保它们都可以同时放在器件上。

解决方案

问题文件存在于RCORs(相对位置约束)中,在“VFFT256V2..EDN”实现文件中。

你可以用两种方法解决这个问题:

1。使用映射“-IR”选项忽略RLOCs。如果使用此选项,为了实现定时目标,需要良好的时序约束,因为工具将忽略所有RLOCs。

2。一个新的网表可用于此核心:
HTTP://www. xLimx.COM/TXPATCHES/PUB/Appults/DSP/FFT256Bug Zip

下载此文件,并用新的文件替换当前生成的核心生成器目录中的旧生成的VFFT256V2.EDN。

请登录后发表评论

    没有回复内容