DSP-SIMULINK 6.1系统生成器丢失屏蔽子系统内的块的端口列表的跟踪,导致端口断开。-Xilinx-AMD社区-FPGA CPLD-ChipDebug

DSP-SIMULINK 6.1系统生成器丢失屏蔽子系统内的块的端口列表的跟踪,导致端口断开。

描述

一般描述:

当SIMULINK处理屏蔽子系统内的块时,块上的端口可能会被无意地断开,从而导致设计错误。γ

例如,假设包含掩蔽子系统的设计被打开和仿真而无需首先打开子系统。SIMULINK将丢失子系统内的块的端口列表,因此,网将从端口分离。

解决方案

您可以简单地通过在仿真之前打开子系统(即,通过鼠标双击)来避免这个问题。γ

另一种方法是通过为模型设置PosiLoFFCN来自动打开子系统:

OpenY系统(MyIOMID/FOO/BAR),“力”

其中“MyObMod”是模型的名称,而“Fo/bar”是有问题的子系统。γ

包含多个掩蔽子系统的模型需要一个OpenSype():

OpenX系统(MyIOM/SS1,‘力’);OpenX系统(MyIOM/SS2,‘力’);

可以通过执行与以下命令类似的命令从Matlab命令提示符中设置PosiLoFFCN:

G.TyPARAM(‘MyObMype’,‘PoxLoFFCN’’,‘OpenSype’(‘MyoMyMas/SS1’,‘Prime’’,’)’)

(注意:上面的每一个双引号实际上是一行中的两个单引号)。

请登录后发表评论

    没有回复内容