4.1i ViTEX-II PAR路由器没有发现LVPECLY33输出的低歪斜路径。-Xilinx-AMD社区-FPGA CPLD-ChipDebug

4.1i ViTEX-II PAR路由器没有发现LVPECLY33输出的低歪斜路径。

描述

关键词:LVPECL、LVPECL33、歪斜、输出、路径、DIFO、OBUFDS

紧迫:热

一般描述:
我的路由器没有对在LVPECLY33输出路径中使用的DIFM和扩散IOBs进行低歪斜连接,即使对所涉及的信号施加了Max歪斜时序约束。

(对这一问题的研究表明,在时序分析软件中,LVPECL扩散路径的时序分析已经被错误地关闭)。

解决方案

这个问题将定于4.2i,这将在2002年2月生效。

同时,一个补丁与所有4.1i版本和所有硬件平台兼容:

HTTP//www. xILIX.COM/TXPATCHES/PUB/sWelp/M3.1IOUDATES/4.1IIPARIOL SURY1391.TAR.GZ

若要安装修补程序,请在Xilinx安装目录中解压缩它,同时保持目录结构:

西林克斯
GZIP-D4.1IPARIOL SOLY1391.TAR.GZ
焦油XVF 4.1IL PARYSOL1391.TAR

对于该补丁,必须对输入网络施加Max斜率约束,以使其具有任何影响。

注意:请忽略上面路径中的3.1i引用-这是4.1i仅补丁。

请登录后发表评论

    没有回复内容