4.1i、SpartanII-几个LVPECL/LVDS引脚对在板上不起作用(包文件中的PIN对不正确)-Xilinx-AMD社区-FPGA CPLD-ChipDebug

4.1i、SpartanII-几个LVPECL/LVDS引脚对在板上不起作用(包文件中的PIN对不正确)

描述

关键词:极性、微分、信号、对

在某些情况下,对于Sptri IIE包文件的N侧和P侧引脚对描述是颠倒的,这导致LVPECL/LVDS对在板上不起作用。

这影响以下SpartanIIE器件和封装组合:

– FT256:所有SpartanIIE器件(XC2S50E、XC2S100E、XC2S150 E、XC2S200 E、XC2S300 E)。
-TQ144:XC2S50E,XC2S100E。FG566:XC2S100E,XC2S150 E。

解决方案

这个问题是固定的4.2i和后来的软件版本。

如果你仍然使用版本4.1i,你必须下载补丁来解决这个问题:
HTTP://www. xLimx.COM/TXPATCHES/PUB/sWelp/ISE4YUpDATES/SP2EPKG.ZIP

将包文件下载到$xilinx/SpBANT2e/DATA,其中“$xilinx”是您的4.1i安装目录。

这些变化反映在数据表中:

数据表HTTP://www. xLimx.COM/Sputto/DooptCurn/DATAXSEETS/DS077.PDF
交互式数据表引脚输出兼容性工具(如12/20/01)HTTP://www. xLimx.COM/Appulss/WebSydSpSP2e/PiNo.COMP/

请登录后发表评论

    没有回复内容