4.1i TSim CoolRunner -负边触发触发器失败时序仿真-Xilinx-AMD社区-FPGA CPLD-ChipDebug

4.1i TSim CoolRunner -负边触发触发器失败时序仿真

描述

关键词:4.1i,4.2i,CPLD,XPLA3,CoolRunner,定时,Neg Edge

紧迫性:标准

一般描述:
负边缘触发触发器在XPLA3的时序仿真中不能正常工作,它们表现为好像是正边缘触发FFS。

解决方案

对于4.2i软件中的全局时钟来说,这个问题是固定的。

对于产品术语时钟,这个问题固定在4.2i服务包2中,可在:
HTTP://Spop.xILIX.COM/Sputp/TekSuff/SWI更新
包含修复的第一服务包是4.2i服务包2。

检查时序仿真文件显示时钟信号有双重反转。你可以通过手动移除一个反转电平来解决这个问题。这不会影响定时,因为在产品项传播延迟中已经考虑到反转延迟。

请登录后发表评论

    没有回复内容