用于DSP的2.1系统发生器——当使用多通道FIR时,在VHDL仿真中报告仿真失配误差。-Xilinx-AMD社区-FPGA CPLD-ChipDebug