VLTEX-E/VIETEXI/PRO-LVDS和LVPECL同时开关输出(SSO)指南-Xilinx-AMD社区-FPGA CPLD-ChipDebug

VLTEX-E/VIETEXI/PRO-LVDS和LVPECL同时开关输出(SSO)指南

描述

一般描述:

VLTEX-E和ViTEX-II的同时开关输出(SSO)指南忽略了LVDS和LVPECL的条目。对于这些信号,SSOS的推荐最大数量是多少?

解决方案

(有关处理SSOS的详细讨论,请参阅)Xilinx XAPP68):“管理大型FPGA的地面反弹。”

对于SSO准则,使用这些替换:

VITEX-E,LVDS:一个输出对=一个LVTTL 2MA驱动器,具有快速转换速率

VITEX-E,LVPECL:一个输出对=一个LVTTL 24MA驱动器,具有快速转换速率

ViTEXI/PRO-LVPECL驱动器与ViTEX-E驱动器相同。

由于ViTEX-II LVDS驱动器是非常平衡的,它的开关引起了可忽略的瞬时电流程。因此,SSOS不是一个问题。欲了解更多信息,请参阅(赛灵思解答12629).

ViTEX-E SSO准则在ViTEX-E数据表中提供:

HTTP://www. xLimx.COM/XLNX/XWeb/XILIPu外宣SyDePas.jSP?类别= /数据+表/ FPGA +器件+家庭/ ViTeX-E&AcLogiGID=1

选择“详细功能描述”-gt;使用SELECTI/O“-&GT”设计考虑“-&GT”同时切换指南”。

ViTEX-II SSO指南在“ViTeX II平台FPGA用户指南”中提供:

HTTP://www. xLimx.COM/XLNX/XWeb/XILIPu外宣SyDePas.jSP?类别= /用户+指南/ FPGA +器件+家庭/ ViTEX I//ILANGANGID=1

选择“设计考虑”-gt;使用单端选择I/O超资源“-&GT”设计考虑“-&”SSO准则”。

请登录后发表评论

    没有回复内容