4.2i ViTEXII PAR路由器在部分重新配置流程中的主动模块实现过程中崩溃-Xilinx-AMD社区-FPGA CPLD-ChipDebug