XC18V0/XC1700/XCFXX-PROM在功率循环测试后被冻结;电源开启复位/初始化电源后配置失败。XC1700/XC18V0/XCFXX PROM对功率循环的要求是什么?-Xilinx-AMD社区-FPGA CPLD-ChipDebug

XC18V0/XC1700/XCFXX-PROM在功率循环测试后被冻结;电源开启复位/初始化电源后配置失败。XC1700/XC18V0/XCFXX PROM对功率循环的要求是什么?

描述

一般描述:

XC1700/XC18V0/XCFXX PROM对功率循环的要求是什么?

解决方案

有关以下决议的信息,请参阅以下数据表:

HTTP://www. xLimx.COM/XLNX/XWeb/XILIPu外宣sIdx.jSP

系统可Program配置PROMS中的“平台闪存”

“XC18V00系列系统可Program配置PROMS”

“XC17V00系列配置PROMS”

“XC1700 E和XC170L系列配置PROMS”

SMTAN II/IIE一次可Program配置PROM(XC17S00)

SMTAN一次可Program配置PROM(XC17S00)系列

在上电时,该器件要求VCC电源在指定的VCC上升时间(在1ms~50ms之间为1700,18V00和XCFXXS/P PROM之间为0.2ms~50ms之间)从0 V单调上升到标称电压。如果电源不能满足这一要求,器件可能不正确地执行电源复位。

执行上电复位时,PROM VCCNT必须达到0 V。如果电路板在VCCNT达到0 V之前恢复供电,PROM可能无法正常工作。

因为1700 E/L,17S00 /XL/A,17V00,PROM具有较低的POR阈值,它们更容易受到功率循环问题的影响。18V00和XCFXX PROM具有更高的POR阈值以及改进的POR电路,因此,它们不易受功率循环问题的影响。因此,满足1700个PROM的上电复位要求是至关重要的。然而,Xilinx强烈建议,系统设计应使VCC回落到0伏时,功率循环。

有没有通过电源波动损坏XC18V00 PROM内容的危险?

在XC18V00中没有明确的写保护机制,防止在推荐的工作范围(3.0~3.6V)之外的任意电压波动期间的尝试写入。然而,上电复位电路确实防止在开机期间的关键时段对PROM进行写入。

JTAG管脚上下电源上的噪声意外写入是不可能的,因为必须实现精确和冗长的串行序列。JTAG引脚上的内部牵引也防止了这些信号的不希望的活动。

如果您担心PROM数据输出到D[0~7]引脚,当电源在推荐的工作范围之外时,您可以使用外部电源监视器器件在电源低于3.0V时将OE/RESET或CE降至低。当PROM用于配置ViTeX家族FPGA时,PWORE监视器应该持有FPGA程序或init引脚低在上电,直到电力达到推荐的工作范围。使用程序或init引脚的决定取决于在功率下降期间的期望结果。如果电源低于电源监视器的阈值,则如果电源监视器控制程序引脚,它将重置FPGA。

请登录后发表评论

    没有回复内容