LogICORSPI4.2(POSPHY L4)V4.x运行BITGEN导致“错误:设计规则:524 -块检查:不完整的DCM配置……”-Xilinx-AMD社区-FPGA CPLD-ChipDebug

LogICORSPI4.2(POSPHY L4)V4.x运行BITGEN导致“错误:设计规则:524 -块检查:不完整的DCM配置……”

描述

一般描述:

SPI 4.2(PL4)核心包含在我的设计中。当我运行BITGEN时,报告如下错误:

“错误:设计规则:524 -块检查:不完整的DCM配置。DCM COMP PL4SnKY-Top0/PL4SnKY-CLK0/RDCKLY-DCM0被设置为可变相移,用CKOUTUXY相移集变为变量。因此,相移管脚(PSANDEC,PSEN,PSCK)必须具有有源信号。

解决方案

这个问题是固定在V5.2的SPI 4.2核心。

Xilinx建议,如果使用SPI 4.2内核的V4.x,则应该升级到V5.2或更高版本。

在位文件生成时执行的设计规则检查(DRC)程序发出此消息。此错误是不能生成位文件的指示。

如果无法升级V4.x核心,则可以运行DRC禁用的BitGen(默认情况下启用)。如果上述错误是唯一的错误报告,您可以安全地将DRC“关闭”在BITGEN选项中,并重新运行BITGEN以生成位文件。若要关闭BitGen的DRC程序,请使用“-d”选项从命令行运行BITGEN。

请登录后发表评论

    没有回复内容