4.2i位VITEX-II PROKEXTIO-RXOLTAL在硬件上没有影响-Xilinx-AMD社区-FPGA CPLD-ChipDebug

4.2i位VITEX-II PROKEXTIO-RXOLTAL在硬件上没有影响

描述

关键词:组态

紧迫性:标准

一般描述:
当我驱动RXLART线时,它在仿真中成功地工作,但是在硬件上没有效果。

解决方案

4.2i BitGen错误地将RXPrimax引脚映射到收发器上的配置输入。

这个问题在5.1i软件中是固定的。

为了解决这个问题,在R收发器实例化中将RX极性输入连接到Con构蛋白PIN。

例如

GTI定制IGTII0
可配置(1’b0),
构造函数(RxPultIythReg)
Rx极性(RxPursiyTyRg)

这种变化可以在实现的任何阶段进行:在源(如上文)、EDIF或NCD文件(FPGA编辑器)中。

请登录后发表评论

    没有回复内容