LogICORSPI4.2(POSSPHY L4)-到XGMII(10 Gig-Ethernet MAC)桥V1.0-在仿真中,桥不正确地从XGMII到PL4传输数据-Xilinx-AMD社区-FPGA CPLD-ChipDebug

LogICORSPI4.2(POSSPHY L4)-到XGMII(10 Gig-Ethernet MAC)桥V1.0-在仿真中,桥不正确地从XGMII到PL4传输数据

描述

一般描述:

注:以下信息仅适用于ISE 4.2I和VHDL仿真。

当我使用PL4-10千兆位MAC桥运行后NGDBug或路由后仿真时,由于PL4 SRCSTAT输出没有更新,桥不会从XGMII接口正确传输数据到PL4接口。

解决方案

这个问题是由于VHDL BRAM SimPrIM模型中的错误。

在Xilinx IP中心的PL4xXGMII桥网页上可以找到修补该问题的补丁:

HTTP://Spop.xILIX.COM/IPCCANT/IDEX.HTM

这个补丁被称为“CR157340VHDLLBRAMEXPLAY.ZIP”。

这个问题也适用于PL4 V5.0核心,这需要相同的补丁文件。请看(赛灵思解答15354). 如果您已经为PL4V5.0安装了这个补丁,就不需要再安装它了。

贴片安装

注:此修补程序只应用于4.2i服务包3软件。

要安装修补程序,请遵循以下步骤:

1。将“CR157340VHDLLBRAMEXPUT.zip”文件解压缩到临时目录中。

2。编译unsiimthVITAL.VHD(包含在补丁中)到Xilinx UnISIM仿真库中。在ModelSim,这是通过命令行完成的:

VCOM – 87 -工作UNISIM unISimimVITAL.VHD

注:对于PL4设计,此时RTL仿真是不可用的,因此不必执行这一步骤。然而,如果在RTL仿真中仿真非PL4设计,则必须编译UNISIMIVITAL.VHD。

三。将SimPrimeVITAL.VHD(包含在补丁中)编译成Xilinx SimPrm仿真库。对于ModelSim来说,这是通过命令行完成的:

VCOM – 87 -工作SimPrim-SimPrimultVITAL.VHD

我联系谁支持?

北美国

星期一,星期二,星期三,星期五:早上7:00到下午5:00

星期四:上午7:00下午4:00 PST

热特性曲线:1-800—255-77 78或(408)895-5199

传真:(408)

电子邮件:热特性曲线@ XILIXX.com

大不列颠联合王国

星期一至星期五:上午8:00至下午5:30格林尼治时间

热特性曲线:+44,870,7350,610

电子邮件:UkHelp @ XILIXX.com

法国

星期一至星期五:上午8:00至下午5:30格林尼治时间

热特性曲线:+33,1,3463,0100

传真:+33 1 3463 3463

电子邮件:FrHelp@ XILIXX.com

德国

星期一-星期五:晚上8点到下午5点30分

热特性曲线:+49,180,3,60,60,60

电子邮件:DLFult@ XILIXX.com

日本

星期一至星期五:上午9:00至下午12:00,下午1:00至下午5:00 JST。

热特性曲线:(81)3-532 1-77

电子邮件:jHythLeNexILIXX.com

这个问题在ISE 5.1i和以后的软件中是固定的。

请登录后发表评论

    没有回复内容