12.1个已知的定时分析器-定时报告在触发器与BUFGMUX之间的全局时钟上出现非常大的歪斜-Xilinx-AMD社区-FPGA CPLD-ChipDebug