5.1i影响,18V00 -“Program失败”在并发模式下设置的器件链上的程序/验证操作期间被报告-Xilinx-AMD社区-FPGA CPLD-ChipDebug