10.1布图计划编辑器/PACK——如何分配只包含端口声明的空源代码的PIN位置?-Xilinx-AMD社区-FPGA CPLD-ChipDebug

10.1布图计划编辑器/PACK——如何分配只包含端口声明的空源代码的PIN位置?

描述

如何分配只包含端口声明的空源代码的PIN位置?

解决方案

对于NGDBuild,您必须使用“-U”选项才能运行此流程。

从项目导航器中,右键单击“翻译”并选择“属性”。

检查框“允许未展开块”,然后开始速度。

使用列奥纳多谱和Synplify,您可以在没有“-U”选项的情况下开始LOC引脚。选择UCF文件后,通过双击“从进程窗口中分配包引脚”开始步伐。然后将报告以下错误:

“错误:XMelHelp: 828文件”c:/f21/ISeStase/Tyrase/NGO/AND.GATE。NGO不是NGD或XDB格式。错误:NGDBug失败。

再次点击双击“分配包引脚”。STEP将启动并指示存在未连接的端口。然后,您可以单击“是”来显示I/OS。STOP将显示输入端口为未定义的;输出端口将被称为输出端口。γ

注:本程序不会为XST工作。

从命令行(STEP)启动加载速度/布局规划编辑器,并在空源代码中加载。STEP可以执行PIN位置,并为您的端口声明编写UCF。

请登录后发表评论

    没有回复内容