5.1iSpartanII PAR -“TBUF SRC错误路由-警告:PAR:100 -设计未完全路由。”-Xilinx-AMD社区-FPGA CPLD-ChipDebug

5.1iSpartanII PAR -“TBUF SRC错误路由-警告:PAR:100 -设计未完全路由。”

描述

关键词:ISE 5.1I,PAR,SpartanII,ViTeX,警告,TBUF,BUFT

紧迫:热

一般描述:
我的设计在软件版本4.2i中成功地通过PAR,但是在版本5.1i中失败,报告以下消息:

TBUF SRC错误路由:TBUFFR13C3.0/O
警告:PAR:100设计未完全路由。

注:此应答记录仅适用于ViTEX、ViTEX-E、SpartanII和SpartanIIE设计。

解决方案

此问题发生是因为砂矿未能处理完全填充的TBUF行。

这个问题固定在最新的5.2i服务包中,可在:
HTTP://Spop.xILIX.COM/XLNX/XILL SWIOUPDATESHOME.JSP
包含修复的第一服务包是5.2i服务包1。

如果上面的错误发生在5.2i软件中,Service PACK 1(及以后)在SARTAN II(或其他ViTeX架构器件)上运行PAR时,设置以下环境变量并重命名PAR:

个人计算机
设置XILL PARIL FultRoTBuFS=1

工作站
StEnV XILIL PARIL FultRoTuBFS 1

注意:在使用Service PACK 1的5.2i软件中,当设置了XILPARPURLUTROWTBUFS变量并且TBUF集合被填充过多(比每一个集合存在更多的TBUFS,而不是可用的列)时,PADER已知崩溃或挂在Praster的第3.8阶段。

请登录后发表评论

    没有回复内容