5.1i ISE安装- Service PACK 3发行说明/自述文件-Xilinx-AMD社区-FPGA CPLD-ChipDebug

5.1i ISE安装- Service PACK 3发行说明/自述文件

描述

关键词:Service PACK,3,Solaris,UNIX,PC,软件,更新,5.1I,SP3

此自述文件包含5.1i服务包3的发行说明。发行说明包括安装指令和由该服务包固定的问题列表。

解决方案

Xilinx ISE 5.1i Service PACK 3的成功安装将将您的软件版本号更新为5.1.03i。

注1:在设置操作期间指定的目标目录必须包含现有的Xilinx ISE 5.1i安装。只更新现有文件。在添加Service PACK 3之前,应该先从Xilinx ISE 5.1i CD中安装任何以前未安装的器件支持。

注2:在开始安装Service PACK 3之前,应设置Xilinx ISE 5.1i环境变量。

下载PC安装指令:
1。从5: 1Y003IA.PC.EXE下载:
HTTP://Spop.xILIX.COM/Sputp/TekSuff/SWI更新
2。运行“5O1 030II.PC.exe”。

下载Solaris工作站的安装说明:
1。从5: 1Y003IySOL.TAR.GZ下载:
HTTP://Spop.xILIX.COM/Sputp/TekSuff/SWI更新/
2。将下载的文件解压到空的“分级”目录中。

例如
CD/HOST/STECTIGN DIR
GZIP -D 5Y1O03IIOL SOL.GZ
焦油XVF 5Y1O03IOL SOL.TAR

三。运行“5Y1~03IIOS/St设置”。

比特根

5.1i ViTEXI/Pro器件的影响验证导致“错误:比特流:63——试图读取比特流过去的结束”
(赛灵思解答15958)

康普利希

5.1i COMPXLIB -“错误:COMPXLIB [init ]:2 -无法删除文件\ tMP\xLoG”
(赛灵思解答15675)

CPLD

5.1i CPLD XC9500 XL/XV -“终止浮点”选项不创建具有总线停用的JEDEC文件。
(赛灵思解答15069)

内皮细胞

5.1i ECS-在一个示意检查中,“无负载”和“无源”错误报告时,驱动网络是一个复杂的总线的一部分。
(赛灵思解答15814)

5.1i ECS-我不能选择符号列表底部的符号。
(赛灵思解答16024)

布局规划器

5.1iFloorplanner-Floorplanner在打开之前报告多个区域组约束的许多警告消息。
(赛灵思解答15583)

5.1iFloorplanner-区域组约束的“组”函数不起作用,导致“错误:NGDBug:753……”
(赛灵思解答15705)

5.1iFloorplanner“无法找到Sym <nt& gt”,当来自时序分析器的交叉探测无法定位组件时出现。<br=””>(赛灵思解答15995)

5.1iFloorplanner-一个无效的FloorplannerNCF文件导致“错误:包:311/312 -无法解决两个或多个集合之间的冲突……”
(赛灵思解答16128)

HPROF6

5.1i CurraseIIHPROP6-“警告:CPLD:814版本Program输出(JEDEC)不支持XC2CXXXX器件类型。
(赛灵思解答12104)

5.1i CPLD HPREP6 CurrSun-II VREF I/O标准(HSTL-1,SSTL2-1,SSTL 3-1)在器件上不工作。
(赛灵思解答15720)

iMPACT

5.1i iMPACT -XC18V01/512/256 SVCProgram失败。
(赛灵思解答14193)

系统ACE MPM更新-4.2I/5.1i影响-擦除或验证失败时,我试图Program系统ACE MPM闪存。
(赛灵思解答15017)

5.1i SP2的影响-“错误:影响:1111 -不能找到BSDL文件XC2V250YBG352.BSD”
(赛灵思解答15821)

5.1i iMPACT ,系统AC-CF-当我试图使用.ACE文件ProgramJTAG链时,配置失败。
(赛灵思解答15956)

5.1i SP2影响- GUI不启动并报告“在写保护目录中启动的影响-请重新启动影响”(Solaris)
(赛灵思解答15968)

5.1i影响- CoolRunner文件不擦除CoolRunner(XPLA3)器件。
(赛灵思解答16309)

映射

VelTEX II,DCM -使用负,固定模式相移需要一个工作围绕或正相移值(DPS)。
(赛灵思解答13349)

5.1i VIETEX II MAP MAP的逻辑DRC标记了关于FDRRSE输入信号的不存在的错误。
(赛灵思解答15232)

5.1i ViTEX-II MAP-“FATALL错误:MAPHELPER:MHCV2DEPPK.C:51:1.12”
(赛灵思解答15729)

当引入压缩因子时,5.1i ViTEX-IMAP不变区域组在增量运行中未被放置。
(赛灵思解答16278)

5.1i ViTEX-II MAP——RAM和触发器的RLC约束失败,但封隔器默认执行相同的包。
(赛灵思解答16279)

5.1i ViTEX-II MAP-在固定模式下,DCM错误地要求所有PS*输入连接到GND。
(赛灵思解答16280)

5.1i ViTEX-II图-“错误:设计规则:590 -块检查:悬空DyMUX输入……”
(赛灵思解答16286)

NGD2ver

5.1i SP2模型SIM,NGD2VER错误:“打开SDF-致命失败:(VSIM SDF—34 45)未能解析SDF文件。”
(赛灵思解答16182)

恩丹诺

5.1i SP2定时仿真、DCM、Verilog—DCM在Verilog时序仿真中不锁定。
(赛灵思解答16152)

5.1i SP2 NGDANNO -“错误:例外:SDM:SDMHHASTABE-FATALOLION:ANNO:PoTr.Maun.H:126:1.21……”
(赛灵思解答16177)

5.1i SP2定时仿真,NGDAnno,ViTEX-E定时仿真在TrCE报告的最大时钟频率超过时不会失败。
(赛灵思解答16178)

5.1i SP2 NGANDNO、NGD2VHDL、NGD2VER、KeePi-层次结构块、额外端口带有“\$SyOnTrutuxi”,并有多个端口保持浮动。
(赛灵思解答16181)

NGDBug

5.1i ngdBuild——工作目录路径名中的“xilinx”引起错误。
(赛灵思解答16275)

步伐

5.1i步速崩溃,报告“警告:便携性:111 -消息文件…找不到”。
(赛灵思解答16315)

包装

5.1I SP3 VIETEX II包- XC2V2000 BG728和XC2V800 0 BF957器件和封装组合不可用。
(赛灵思解答16319)

标准

5.1i ViTEX II PAR -“错误:布局:249 -自动时钟放置失败。”
(赛灵思解答15809)

5.1i ViTEX II PRO,PAR -“错误:地方- BRF CLK N BRFCLK2必须放置在现场C13,但不能放在那里……”
(赛灵思解答15984)

5.1i VIETEX-E PAR问题是通过本地时钟路由看到的。
(赛灵思解答16102)

5.1i ViTEX II PRO-PAR报告在GT10设计中对时钟网络的大延迟。
(赛灵思解答16288)

5.1i ViTEXII PAR在VCC连接如何路由以进行部分重配置设计时发生变化。
(赛灵思解答16289)

5.1i VIETEX PAR PCI 64/66设计由于PCI.CE网络的PAR路由行为而不能满足时序。
(赛灵思解答16290)

5.1i PAR组件和信号名称匹配统计有时是不正确的。
(赛灵思解答16293)

5.1i VITEX-E PAR MPPR结果不会变化,除非使用额外的努力(-XE 1)选项。
(赛灵思解答16296)

5.1ISpartanII PAR -撞车发生在引导PAR。
(赛灵思解答16298)

项目导航器

当我试图从VHDL文件中创建一个示意符号时,ISE报告“不能读取”PrimeNeX。没有这样的变量……”
(赛灵思解答15890)

5.1IIS-ProjaveNavigor错误地传递了“全局禁用X仿真生成”(-XON)的值。
(赛灵思解答15985)

速度文件

5.1I速度文件-“警告:计时:2719 -时钟ReFikCK有一个低脉冲宽度…”
(赛灵思解答16276)

5.1i速度文件-SpartanII从速度文件版本1.26变为1.27,SpartanIIE从版本1.16变为1.17。
(赛灵思解答16277)

计时

5.1i ViTEX II的定时-DCM脉冲宽度检查是错误的(发出错误警告)。
(赛灵思解答15769)

5.1i定时-交叉时钟路径未被无约束路径报告中的目标时钟列出。
(赛灵思解答16274)

三氯乙烷

5.1i SP2跟踪(TrCE)/时序分析器-负的TDCMIO值导致PSDN路径的定时错误。
(赛灵思解答16052)

5.1i TrCE/时序分析器-时序分析器报告零错误,即使不满足一个约束。
(赛灵思解答16270)</nt&>

请登录后发表评论

    没有回复内容