用于DSP的2.3系统生成器可以在设计中存在多个主系统发电机令牌吗?-Xilinx-AMD社区-FPGA CPLD-ChipDebug

用于DSP的2.3系统生成器可以在设计中存在多个主系统发电机令牌吗?

描述

一般描述:

主系统生成器令牌的多个版本可以存在于设计中吗?(这将允许多个FPGA实现。)

解决方案

是——启用多个FPGA实现:

-生成设计的顶层。没有Xilinx组件和/或系统生成器令牌应该出现在顶层。

-创建子系统。(记住FPGA的名字是从文件名和子系统的名称派生的)

-对于每个子系统,正常地生成设计。每个子系统将包括网关in、GatewayOut和系统生成器令牌,其将是主控器。γ

-对于每个子系统的生成,选择系统生成器令牌,选择相关的家庭,并正常处理。γ

例子

下面的示例是从包含在演示中的数字下变频器导出的。单个2V3000器件解决方案(98%满)已经被改变为一个潜在的低成本三FPGA实现,由2V2000器件(79%)和两个低成本SMTAN II2S300器件(87%)组成。SpTANI IIE器件用于数字下变频器的混频器和I或Q通道,而2V2000器件用于第二级多相滤波器。

Digital Down Converter Multiple FPGA solution
数字下变频器多FPGA解决方案

I和Q信道的混频器、CIC和滤波器在下面用系统生成器令牌说明:

Mixer Channel
混合器通道

第二阶段多相滤波器的实现如下:

Second Polyphase Filter
二次多相滤波器
请登录后发表评论

    没有回复内容