10.1 NetGen /PrimeTime-“警告:CMISIFFT.PCF:检测多时钟的全局偏移(SCD.log)”-Xilinx-AMD社区-FPGA CPLD-ChipDebug

10.1 NetGen /PrimeTime-“警告:CMISIFFT.PCF:检测多时钟的全局偏移(SCD.log)”

描述

关键词:警告、全局、偏移、多时钟

当运行PCF2SDC应用程序时,出现以下消息:

警告:CMSYFFT.PCF:检测多时钟的全局偏移(SCD.log)。

我可以忽略这个消息,还是应该修改SDC文件?

解决方案

此消息说明PCF2SDC翻译器无法在您的设计中出现多个时钟时转换全局偏移命令。必须手动翻译这些命令。Xilinx提供了几个TCL脚本来帮助促进这个过程。

要翻译这些命令,请遵循以下步骤:
1。标识设计中的所有输入,这些输入是由特定时钟引用的(基于全局偏移命令)。

注意:一般来说,在设计过程中,您已经从其他来源编译了此信息。

2。根据全局偏移命令和偏移量的值,计算每个输入或输出的“SETIN INTROPUTION”和“SETSUPUTPO延迟”的值,而不管这些值是否为实际方程的偏移量INS或偏移量。

有关使用TCL脚本的信息,请参阅Xilinx/Syopops接口指南:
HTTP://www. xLimx.COM/Spope/Studio软件手册

请登录后发表评论

    没有回复内容