Xilinx仿真解决方案中心-设计助手-IP仿真-Xilinx-AMD社区-FPGA CPLD-ChipDebug

Xilinx仿真解决方案中心-设计助手-IP仿真

描述

这个答案记录包含儿童答案记录,涵盖了IP仿真问题。这些答案记录提供了在执行IP仿真时可能遇到的这些问题的解释。答案记录还包含与已知问题和良好编码实践相关的信息。

注:本文是Xilinx仿真仿真中心的一部分。赛灵思答案58795利用Xilinx仿真求解中心来解决所有与仿真有关的问题。无论你是用VIVADO仿真器开始新的设计,还是用支持的第三方仿真器来解决问题,使用Xilinx仿真解决方案中心来引导你得到正确的信息。

解决方案

IP仿真模型查询

(赛灵思解答56700)2013.2 VIVADO IP仿真-错误:[VRFC-10-950]从未知模块实例化[TB,V 156 ]
(赛灵思解答60438)ViVADO 2014.1:我如何迁移在ViVADO的以前版本中创建的IP到ViVADO的当前版本
(赛灵思解答62498)2014.3个包含GTH/GTY/PCIe基元的IP核的超仿真问题
(赛灵思解答62254)ZYNQ BFM仿真-无效的重置释放。

获取仿真文件

赛灵思答案56491i如何在使用托管IP项目时生成ViVADO 2013.2中的仿真网表文件列表?γ

(赛灵思解答59600)VVADO仿真器FAQ——我如何从TCL控制台收集仿真文件?

IP仿真常见错误/问题

(赛灵思解答50909)2012.2 VIVADO仿真器-为什么我收到错误或数据不匹配时,我试图仿真我的IP在VIVADO仿真器使用行为仿真流程?
赛灵思答案60949)2014.2—ZYNQ BFM实例设计在VCS和IES中失败仿真
赛灵思答案60986)ARTX-7/KinTeX-7/ViReX-7- 7系列集成PCI Express V3.0集成块包装器-示例设计在使用在项目模式编译的预编译库时在第三方仿真器中失败仿真
赛灵思答案62341·FIFO生成器12 -未能使用MODESIM/QuestasIM仿真并产生与保护区域相关的错误
(赛灵思解答62583)x 2014 ViVADO仿真器XelabRangeChebug可能导致一些IP核由于处理VHDL空向量过于严格而导致失败。
赛灵思答案63224VIVADO仿真器-错误[VRFC-10-44]不能打开VHDL文件时,可能会在运行Windows仿真操作系统时对IP实例设计进行行为仿真
请登录后发表评论

    没有回复内容