LogICORIP JESD204B V5.0-RX寄存器地址决定大于2车道的多车道核心的非预期偏移-Xilinx-AMD社区-FPGA CPLD-ChipDebug