ZYQ-7000 SoC设计咨询-当VMODE设置为1.8V时边界扫描测试失败-Xilinx-AMD社区-FPGA CPLD-ChipDebug

ZYQ-7000 SoC设计咨询-当VMODE设置为1.8V时边界扫描测试失败

描述

PS-MIO输入的边界扫描测试可能在ZYQ-7000器件上失败,当PS-MIO组VMODE被设置为1.8V,VCCO连接到1.8V电源时。

设计影响

任何ZYQ-7000器件试图执行边界扫描EXTEST命令时,VMOD[1:0]被设置为1.8V,VCCO为1.8V。

1.8V的VMODE[1:0]对应于不等于00的MIO[8:7]设置。

通常,边界测试是在生产前或生产板测试中使用的。

解决方案

周围工作

在运行边界扫描EXTEST命令时,即使使用1.8V VCCO电压,VMODE必须在电源开/复位时设置为2.5V/3.3V。

当VCCO设置为1.8V时,在2.5V/3.3V下操作I/OS是安全的,并且不会在操作期间损坏I/OS。

如果需要用1.8V的MIO VCCO电压进行边界扫描测试,则需要跳板或其他改变VMODE设置的能力。

这个ZYQ-7000技术参考指南(UG585)将从版本1.8开始更新。

请登录后发表评论

    没有回复内容