LogICORIP显示端口V4.0-GTH公用块RIFCK未连接导致DRC错误-Xilinx-AMD社区-FPGA CPLD-ChipDebug

LogICORIP显示端口V4.0-GTH公用块RIFCK未连接导致DRC错误

描述

当实现DePrPultTxCar(2.7G行率,所有默认设置)时,GTH公用块具有GTIFFCK0引脚左浮动。

这导致了Vivado的DRC错误:

[DRC 23-20]规则违反(RQQ-45)MuSuuluSyReFixCalk- DePosiPosiv0xTXYNST/NST/DPORTIXTXYPHYSPIST/GTHYRAPPIPROIXNST/GTHE2YUMYNO0I I:必须使用一个输入基准时钟引脚。

解决方案

这个问题将被固定在DePrPosiv4.1内核中。

同时,为了解决这个问题,请遵循以下步骤:

  1. 导航到&;
  2. 在GTH2L常见实例化中找到这条线:
    γGTrfCLK0,α,β,α,β,β,β,

    把它改成:

    γGTrfCLK0,α,α,α,β,β,β,
  3. 重置你的综合和执行运行,现在应该解决这个问题。

有关VIVADO LogiCORE IP显示端口发布说明和已知问题的详细列表,请参阅(赛灵思解答54522)

修订历史
7/17/2013 -首次发布

请登录后发表评论

    没有回复内容