如何使用VIVADO 2013.2和VCS进行仿真?-Xilinx-AMD社区-FPGA CPLD-ChipDebug

如何使用VIVADO 2013.2和VCS进行仿真?

描述

VCS工具没有集成到VIVADO 2013.2工具套件中。如何在VIVADO中使用VCS进行仿真?

解决方案

概述:

因为V.VCS工具没有集成到ViVADO设计套件2013.2版本中,所以必须使用脚本流来对项目的设计和IP进行仿真。该应答记录描述了执行VCS仿真的过程,并提供了一个可以在VIVADO设计工具中运行的TCL脚本,以生成用于仿真编译的必要文件列表。

注:

这个脚本只在ViVADO 2013.2版本中运行,并且不会与软件工具的先前版本一起工作。
-这个脚本是用来与一个单一的源和仿真集项目一起使用的。
-在输出产品生成过程中,该脚本必须使用综合设计检查点IP选项。

有关IP流的更多信息,请参见UG896,用IP设计.
-关于VIVADO仿真的更多信息,请参见UG900,逻辑仿真.
-这个脚本将打开多个窗口来执行文件列表生成,因为它读取DCP来创建IP的仿真网表。
脚本:

所提供的脚本是在2013.2 ViVADO设计套件中使用的TCL脚本。该脚本将执行以下操作:
-在项目中定位所有设计文件
-定位项目中的所有IP及其相关文件
-为VCS仿真创建文件列表
运行脚本如下:
-打开ViVADO项目
-将TCL脚本放置在项目目录或其他方便的位置。不需要特定的位置。
-用以下命令从TCL控制台运行TCL脚本:源<路径>/GETY-VCS.SimuFielSyrTrjPl.TCL
这会产生Fielististvc.f在当前工作目录中的文件。
-使用巴什作为如何使用生成的文件列表运行VCS仿真的一个例子。

附件

关联附件

名字 文件大小 文件类型
GETXVCS.SIMIL FILESYLRTL项目 2千字节 TCL
巴什 385字节 猛击
请登录后发表评论

    没有回复内容