当在全路由DCP上执行PRI校验时,2017.3个部分重新配置错误发生,并且一个RP刻划的DCP发生错误。-Xilinx-AMD社区-FPGA CPLD-ChipDebug

当在全路由DCP上执行PRI校验时,2017.3个部分重新配置错误发生,并且一个RP刻划的DCP发生错误。

描述

有一个路由部分重构(PR)设计与2个可重构分区(RP)S(RoudTay-Pult.DCP)。

我雕刻一个RP并锁定其余的设计,然后生成一个新的路由DCP(RoutTeYBB.DCP)。

当我在上述2个路由DCPs之间运行PRIQualEnter时,我看到下面的错误消息:

错误:[约束18-45 85 ] HDPREVIFIFY 10:节点XX用于设计检查点RoudEdBB.DCP中的静态路由,但在设计检查点MyPoTopRouthEyDeasyStATIC.DCP中,此节点不用于静态路由。
在两个设计检查点中,静态路由所用的路由节点必须相同。

节点XX由一个连接2个RPS的网络使用。

在两个DCP文件中,静态网络使用节点Itxx4y79/ItnIn In SunLyL48 IthOUT。

我该如何解决这个问题?

解决方案

在器件视图中,节点Inxx4y79/ItnIn SytLeLy48 ItSuOUT被视为被连接2个RPS的网络使用。

在两个DCP文件中,静态网络使用节点Itxx4y79/ItnIn In SunLyL48 IthOUT。

这个PRX校验错误可以被安全地忽略,这个问题将被固定在VIVADO 2018.1中。

请登录后发表评论

    没有回复内容