VIVADO 2017.1工具和后期版本的LogICOR视频帧缓冲区注解注释和已知问题-Xilinx-AMD社区-FPGA CPLD-ChipDebug

VIVADO 2017.1工具和后期版本的LogICOR视频帧缓冲区注解注释和已知问题

描述

该应答记录包含视频帧缓冲区写入的发行说明和已知问题,包括以下内容:

  • 一般信息
  • 已知和解决的问题
  • 修订历史

这个发行说明和已知的问题答案记录是在ViVADO 2017.1和以后版本中产生的核心。

视频帧缓冲Page:

HTTPS://www. xLimx.com /Studio/DealthalPalty/V-FrBuff.HTML

解决方案

一般信息:

支持器件可以在以下三个位置找到:

对于所有版本的新特性列表和添加器件支持

  • 子系统或IP -查看包含在Vivado中的核心的更改日志。
  • 子系统或IP点击下面的更改日志链接。
  • 独立软件驱动程序——参见Xilinx SDK中的DoYGEN驱动程序所包含的更改日志
  • 独立软件驱动程序GITHUB软件驱动程序
  • Linux驱动程序赛灵思维基

表1:版本表:

该表将核心版本与其中包含的第一个VVADO设计工具发布版本相关联。

核心版本 VIVADO工具版本 IP交换机 IP补丁 独立软件驱动程序补丁
V2.0(修订版)2) 二千零一十八点一 (赛灵思解答70699)
V2.0(修订版)1) 二千零一十七点三 (赛灵思解答70386)
V2.0 二千零一十七点二 (赛灵思解答69903)
V1.0 二千零一十七点一 (赛灵思解答69055)

表2:一般指导:

下表提供了使用视频帧缓冲写入时的一般指导的应答记录。

文章编号 文章标题
不适用 不适用

已知和解决的问题:

下表提供了视频帧缓冲器写入的已知问题,从V1.0开始,最初在VIVADO 2017.1中发布。

注:“版本发现”栏列出了首次发现问题的版本。

该问题在早期版本中也可能存在,但没有进行特定的测试来验证早期版本。

表3:IP

文章编号 文章标题 版本发现 版本解析
(赛灵思解答70421) 为什么当使用Windows操作系统进行综合时,我会看到综合失败? V2.0 不适用
(赛灵思解答69002) 为什么在没有数据写入的情况下,视频帧写入有时会向AXI-MM接口发出写请求? V1.0 不适用

表4:独立软件:

文章编号 文章标题 版本发现
不适用 N/A 不适用


表5:Linux软件

文章编号 文章标题 版本发现
(赛灵思解答70896) PATALIUX 2018.1 -产品更新发布说明和已知问题 二千零一十八点一

修订历史:

04/17/2018 增加了V2.0(Rev)。2)到版本表
02/16/2018 增加了V2.0和V2.0(Rev)。1)到版本表和(赛灵思解答70241).
04/05/2017 初始释放
请登录后发表评论

    没有回复内容