CPRI V8.6  – 当CPRI内核使用来自另一个CPRI内核的共享逻辑时,通用配置和发送报警寄存器中的软件复位位31不会清零。-Xilinx-AMD社区-FPGA CPLD-ChipDebug

CPRI V8.6 – 当CPRI内核使用来自另一个CPRI内核的共享逻辑时,通用配置和发送报警寄存器中的软件复位位31不会清零。

描述

在使用来自主CPRI核心的共享时钟资源的辅助CPRI核心的情况下,在读取寄存器时不会清除辅助CPRI核心的软件复位(通用配置和发送报警寄存器的第31位)。

这适用于Vivado版本2015.1至2016.1。 2016年的CPRI v8.6有一个修复程序。

对于早期版本,解决方法如下:

选择附加收发器控制和状态端口,生成辅助CPRI核心。到内核​​的clk_ok_in信号应与内核自身的输出信号gt_txresetdone进行AND运算。

这将允许在CPRI内核完成其复位序列后清除软件复位位。

有关其他CPRI已知问题,请参阅(Xilinx答复54473)

请登录后发表评论

    没有回复内容