2017.1 Vivado UltraScale部分重配置 – 在同一时钟区域使用带有CONFIG块的GT的可重配置分区导致DRC错误“HDPR-55”-Xilinx-AMD社区-FPGA CPLD-ChipDebug

2017.1 Vivado UltraScale部分重配置 – 在同一时钟区域使用带有CONFIG块的GT的可重配置分区导致DRC错误“HDPR-55”

描述

当我在可重配置分区(RP)的同一时钟区域中使用带有CONFIG块的GT时,我收到以下DRC错误:

错误:[DRC 23-20]规则违规(HDPR-55)使用全局时钟资源的可重配置Pblock必须与时钟区域对齐 – HD.RECONFIGURABLE Pblock'<pblock_name>’未在时钟区域'<时钟区域名称>’上完全对齐。全局时钟源范围内的可重配置Pblock必须使用整个时钟区域或不使用整个时钟区域。请重新布局以使用完整的时钟区域。

这是预期的行为吗?

在这种情况下,预计上述DRC“HDPR-55”。

此Pblock无法进行平面布局以使用整个时钟区域,因为Vivado不支持可重配置分区内的CONFIG块。

但是,RP中带有GT的BUFG_GT需要包含整个时钟区域。

因此,存在一个限制,即用户必须使用包含用于包含GT的RP的CONFIG站点的时钟区域。

(UG909)在“UltraScale器件设计的部分重配置清单”标题下描述了此限制

请登录后发表评论

    没有回复内容