描述
所有速度等级的最大参考时钟频率的GTH数据表规范(DS183)为820 MHz 。
但是,ISE和Vivado速度文件是特定于速度等级的,并且对于-2和-1器件将参考时钟频率限制为小于820 MHz。
如果使用的外部参考时钟源超过-1和-2器件的速度文件限制,则会导致min_period违规。
解
只要REFCLK约束不超过820,就可以忽略REFCLK的min_period违规 中号 赫兹 。
修订记录:
2014年12月10日 – 初步发布
![严重警告:[时序38-282]报告GT参考时钟设置为820MHz时-1 / -2速度等级-Xilinx-AMD社区-FPGA CPLD-ChipDebug](https://chipdebug.com/wp-content/uploads/2022/08/a681252a5f223945.png)
所有速度等级的最大参考时钟频率的GTH数据表规范(DS183)为820 MHz 。
但是,ISE和Vivado速度文件是特定于速度等级的,并且对于-2和-1器件将参考时钟频率限制为小于820 MHz。
如果使用的外部参考时钟源超过-1和-2器件的速度文件限制,则会导致min_period违规。
只要REFCLK约束不超过820,就可以忽略REFCLK的min_period违规 中号 赫兹 。
修订记录:
2014年12月10日 – 初步发布
没有回复内容