适用于Vivado 2013.1和更新工具版本的LogiCORE AXI DMA内核的IP版本说明和已知问题-Xilinx-AMD社区-FPGA CPLD-ChipDebug

适用于Vivado 2013.1和更新工具版本的LogiCORE AXI DMA内核的IP版本说明和已知问题

描述

此答复记录包含AXI DMA核心的发行说明和已知问题,包括以下内容:

  • 一般信息
  • 已知和已解决的问题
  • 修订记录

本发行说明和已知问题答复记录适用于Vivado 2013.1及其中的核心。

有关过去的已知问题日志和ISE支持信息,请参阅XTP025 – IP版本说明指南

AXI DMA LogiCORE IP页面:

https://www.xilinx.com/products/intellectual-property/axi_dma.htm

一般信息

支持的器件可在以下三个位置找到:

有关所有版本的新功能和添加的器件支持列表,请参阅Vivado中核心可用的更改日志文件。

版本表
此表将核心版本与包含它的第一个Vivado设计工具发行版本相关联。

核心版本 Vivado工具版
v7.1(Rev 16) 2017.4
v7.1(Rev 15) 2017.3
v7.1(Rev 14) 2017.2
v7.1(Rev 13) 2017.1
v7.1(Rev 12) 2016.4
v7.1(Rev 11) 2016.3
v7.1(Rev 10) 2016.2
v7.1(Rev 9) 2016.1
v7.1(Rev 8) 2015.4
v7.1(Rev 7) 2015.3
v7.1(Rev 6) 2015.2
v7.1(第5版) 2015.1
v7.1(Rev 4) 2014.4
v7.1(Rev 4) 2014.3
v7.1(Rev 3) 2014.2
v7.1(Rev 2) 2014.1
v7.1(Rev 1) 2013.4
V7.1 2013.3
v7.0(第1版) 2013.2
V7.0 2013.1

已知和已解决的问题

下表提供了AXI DMA内核的已知问题,从v7.1开始,最初在Vivado 2014.1中发布。

注意: “找到的版本”列列出了首次发现问题的版本。

问题可能也存在于早期版本中,但尚未执行特定测试来验证早期版本。

没有已知问题。

修订记录:

2018年1月15日 更新版本表。
2014年9月9日 将v7.1(Rev。3)添加到版本表中。
2014年8月18日 将v7.1(Rev。1)和v6.2(Rev。2)添加到版本表中。
2013年10月23日 将v7.1添加到版本表中。
2013年4月3日 初始发行
请登录后发表评论

    没有回复内容