描述
MIG 7系列设计助手的这一部分重点介绍7系列DDR3 / DDR2设计的电路板布局和设计指南。请从以下选项中进行选择,以查找与您的特定问题相关的信息。
注:此答复记录是Xilinx MIG解决方案中心的一部分(Xilinx答复34243) Xilinx MIG解决方案中心可用于解决与MIG相关的所有问题。无论您是使用MIG开始新设计还是对问题进行故障排除,都可以使用MIG解决方案中心来指导您获取正确的信息。
解
7系列DDR2 / DDR3设计需要遵循特定的电路板布局和设计规则,以使设计在硬件中以目标存储器数据速率正确运行。 “ 7系列FPGA存储器接口解决方案用户指南”的DDR2和DDR3存储器接口解决方案>设计指南部分介绍了布局和设计指南 。遵循这些准则非常重要。
验证存储器接口设计的电路板布局指南的关键步骤包括使用IBIS运行信号完整性仿真。请记住为板前布局和板后布局运行这些仿真。这些仿真确认了电路板上的信号完整性。
以下答案记录提供有关电路板布局要求的详细信息。
- (Xilinx答复51474) MIG 7系列设计助手 – DDR2 / DDR3 – 终端和I / O标准指南
- (Xilinx答复42024) MIG 7系列DDR3 – FPGA和DDR3 SDRAM之间的建议走线阻抗是多少?
- (Xilinx答复41511) MIG 7系列DDR3 SDRAM – Vccaux_io的使用和要求
- (Xilinx答复42036) MIG 7系列 – 内部/外部VREF指南
- (Xilinx答复46082) MIG 7系列DDR3 – 如何启用动态ODT特殊用例(无需在FPGA上进行ODT)
- (Xilinx答复34557)飞越路由要求
- (Xilinx答复46132)跟踪匹配指南和降额指南
- (Xilinx答复34569)同时切换噪声(SSN)指南
如果在验证已遵循这些规则后,硬件中会出现错误,请参阅本设计助手的主要硬件部分,以了解引脚/Bank业务要求和硬件调试。
- (Xilinx答复51315)硬件分析
没有回复内容