MIG Spartan-6 MCB  – 仿真调试信号-Xilinx-AMD社区-FPGA CPLD-ChipDebug

MIG Spartan-6 MCB – 仿真调试信号

描述

MIG设计助手的这一部分重点介绍Spartan-6 MCBdesigns的SimulationDebug信号描述。

注:本答复记录是Xilinx MIG解决方案中心(Xilinx答复34243)的一部分.Xilinx MIG解决方案中心可用于解决与MIG相关的所有问题。无论您是使用MIG开始新设计还是解决问题,请使用MIG解决方案中心将指导您获取正确的信息。

顶级MIG包装器中的MCB原语的UNISIM模型已加密,从而阻止了对内部节点的访问。但是,通过将它们带到UNISIM模型的顶层,可以访问一些可能在仿真调试中有用的附加信号。这些信号只能在仿真中查看;它们无法通过硬件访问。信号位于层次结构路径* / memc * _mcb_raw_wrapper_inst / samc_0 / B_MCB_INST中。

时钟调试信号

时钟频率应与内存频率相同。

控制器调试信号

这些信号显示校准过程和commandexecution.Ctrl_state显示控制器FSM状态,这可以帮助定位初始化错误。

校准调试信号

这些信号显示校准逻辑过程.Cal_state可以显示哪个状态处于错误状态,并有助于定位校准错误。

仲裁器和数据捕获调试信号

这些信号显示仲裁器状态和读取数据状态。这些信号有助于定位端口命令执行顺序和读取数据错误问题。

有关状态机描述的更多信息,请参阅Spartan-6 FPGA存储器接口解决方案用户指南 (UG416):
http://www.xilinx.com/support/documentation/ip_documentation/mig/v3_8/ug416.pdf

请登录后发表评论

    没有回复内容