MIG 7系列v1.1  –  QDRII +设计的最低频率为200 MHz-Xilinx-AMD社区-FPGA CPLD-ChipDebug

MIG 7系列v1.1 – QDRII +设计的最低频率为200 MHz

描述

目前,MIG 7系列v1.1允许用户为QDRII +设计指定小于200 MHz的频率。

但是,由于QDRII +设计在频率低于200 MHz时无法正常工作,因此不应该这样做。

为了使PLLE2在同步脉冲上产生6.25%的占空比,频率不得低于200 MHz。

MIG 7系列GUI中的最小频率计划设置为200 MHz(从ISE 13.2软件版本开始)。

请登录后发表评论

    没有回复内容