MIG Spartan-6 MCB  –  JEDEC规范定义的自刷新-Xilinx-AMD社区-FPGA CPLD-ChipDebug

MIG Spartan-6 MCB – JEDEC规范定义的自刷新

描述

MIG设计助手的这一部分重点关注由JEDEC规范定义的自刷新操作,因为它适用于MIG Spartan-6MCB设计。

注意 :本答复记录是Xilinx MIG解决方案中心(Xilinx答复34243)的一部分 。 Xilinx MIG解决方案中心可用于解决与MIG相关的所有问题。无论您是使用MIG开始新设计还是对问题进行故障排除,都可以使用MIG解决方案中心来指导您获取正确的信息。

自刷新操作在JEDEC规范JESD79-2 DDR3 SDRAM标准的4.10节和JESD79-3 DDR2 SDRAM标准的2.10节中定义,并且可以通过关闭存储器控制器并将存储器放入存储器来节省电力。自我刷新状态。

用于LPDDR,DDR2和DDR3存储器的Spartan-6 MCB支持此功能。有关更多信息,请参阅Spartan-6 FPGA内存控制器用户指南 (UG388);请参阅MCB操作 – >自我刷新部分:
http://www.xilinx.com/support/documentation/ip_documentation/ug388.pdf

注意 :有关如何在MIG Spartan-6 MCB中使用自动刷新的信息,请参阅(Xilinx答复34154)

也可以看看:
(Xilinx答复36020)信号’selfrefresh_enter’浮动在生成的MIG设计中。这应该悬浮在用户设计中吗?
(Xilinx答复41309)如果在MCB上启用自刷新,是否需要向SELFREFRESH_MCB_REQ添加TIG?
(Xilinx答复41310)如何使用Spartan-6挂起功能进行自刷新

请登录后发表评论

    没有回复内容