MIG Virtex-6 DDR3 / DDR2  – 为什么HXT器件的最大数据宽度为120位?-Xilinx-AMD社区-FPGA CPLD-ChipDebug

MIG Virtex-6 DDR3 / DDR2 – 为什么HXT器件的最大数据宽度为120位?

描述

MIG不允许为120位以上的HXT器件选择数据宽度。

为什么其他器件允许的最大数据宽度为144位,但HXT设置为120位?

HXT器件只有2个内部I / O bank列。

由于设计使用区域时钟,   MIG 需要3排库放置控制器。

两个内部列有三行,为MIG控制器产生六个I / O bank。

一个Bank将用于Addr / Cont,只剩下五个Bank用于数据。

三个数据字节适合一个存储区,这意味着MIG只能在HXT器件中容纳120位数据(15字节* 8 = 120位)。

请登录后发表评论

    没有回复内容