如何生成的MAX + PLUS®II 8.3版一个引脚输出和配置文件EPF10K100ABI356-3器件?-Altera-Intel社区-FPGA CPLD-ChipDebug

如何生成的MAX + PLUS®II 8.3版一个引脚输出和配置文件EPF10K100ABI356-3器件?

MAX + PLUS II 9.0及更高版本将完全支持EPF10K100ABI356-3器件。要在MAX + PLUS II版本8.3中为EPF10K100ABI356-3器件生成引脚和配置文件,请编译EPF10K100ABC356-3器件的设计。使用生成的配置文件对EPC1进行编程或配置EPF10K100ABI356-3器件。这两个器件是配置文件兼容的。

为EPF10K100ABC356-3器件创建的任何时序仿真都与EPF10K100ABI356-3器件的时序仿真相同,因为两个器件的时序文件是相同的。两者之间的唯一区别是工业级器件被指定用于更宽的温度和电压范围。

请登录后发表评论

    没有回复内容