在ASx4配置模式下编程时,我可以为Arria 10 / Stratix 10器件级联多个EPCQL器件吗?-Altera-Intel社区-FPGA CPLD-ChipDebug

在ASx4配置模式下编程时,我可以为Arria 10 / Stratix 10器件级联多个EPCQL器件吗?

是的,EPCQL配置器件可以级联方式连接,以便在Arria®10和Startix®10器件系列的ASx4配置方案中存储更大的比特流。

使用.jic文件流时,当配置器件级联时,Quartus®Programmer中的默认SFL IP内核将级联闪存器件视为单个器件,整体上总计容量。因此,只创建一个.jic文件,该文件跨越以对序列中的所有器件进行编程。

在使用与第三方编程工具.rpd文件流,多个RPD文件将根据配置器件的能力产生。期望序列中的每个配置器件都使用它各自的个人.rpd文件进行编程。

请登录后发表评论

    没有回复内容