错误(175020):引脚对区域<region>到<region>的非法约束:区域中没有有效位置-Altera-Intel社区-FPGA CPLD-ChipDebug

错误(175020):引脚对区域<region>到<region>的非法约束:区域中没有有效位置

您可以在Quartus®II软件得到这个错误,当你在你的设计中使用DQ引脚和已启用了迁移功能。 DQ组可能在迁移器件之间具有冲突的引脚位置,导致相应DQ组中缺少可用的DQ引脚。这意味着相应DQ组中的引脚只能 用作通用I / O(GPIO)。

请登录后发表评论

    没有回复内容