错误(209014):CONF_DONE引脚在器件1中未能变为高电平-Altera-Intel社区-FPGA CPLD-ChipDebug

错误(209014):CONF_DONE引脚在器件1中未能变为高电平

由于Stratix V ES器件配置后的JTAG端口访问限制,在尝试使用SignalTap™II逻辑分析器执行片上调试时可能会看到此错误。

解决/修复方法

Stratix V生产器件中已修复此限制。请参阅Stratix V ES器件勘误表和指南(PDF)

请登录后发表评论

    没有回复内容