由于Stratix IV的ALTGX_RECONFIG MegaWizard插件管理器中的仿真控制,实例化的宏功能可能会出现不正确的繁忙行为-Altera-Intel社区-FPGA CPLD-ChipDebug

由于Stratix IV的ALTGX_RECONFIG MegaWizard插件管理器中的仿真控制,实例化的宏功能可能会出现不正确的繁忙行为

在ALTGX_RECONFIG MegaWizard插件管理器中,如果打开仿真控制TX中的数据速率划分 ,以及通道和TX PLL选择/重新配置 ,然后打开启用连续写入重新配置所需的所有字 ,实例化宏功能展示不正确的繁忙行为

解决/修复方法

如果打开仿真控制TX中的数据速率划分 ,以及通道和TX PLL选择/重新配置 ,请关闭启用连续写入重新配置所需的所有字 。如果启用启用连续写入重新配置所需的所有字 ,仅打开通道和TX PLL选择/重新配置 ;关闭TX中的 仿真控制数据速率分配

请登录后发表评论

    没有回复内容