ModelSim-Altera入门版软件6.6c和6.6d无法仿真针对Stratix V器件的VHDL设计-Altera-Intel社区-FPGA CPLD-ChipDebug

ModelSim-Altera入门版软件6.6c和6.6d无法仿真针对Stratix V器件的VHDL设计

由于ModelSim-Altera入门版软件版本6.6c和6.6d存在问题,因此无法仿真VHDL中针对Stratix V器件的设计。此问题不会影响ModelSim-Altera版软件。由于此问题,您可能会看到类似于以下内容的错误:

# ALTERA version supports only a single HDL # ** Fatal: (vsim-3512) Instantiation of "stratixv_ds_coef_sel" failed. Unable to check out Verilog simulation license.

解决/修复方法

使用Verilog HDL仿真设计或使用ModelSim-Altera版软件6.6d。

请登录后发表评论

    没有回复内容