为什么Quartus II软件9.0生成的Stratix III IBIS模型会产生IV和VT曲线不匹配错误?-Altera-Intel社区-FPGA CPLD-ChipDebug

为什么Quartus II软件9.0生成的Stratix III IBIS模型会产生IV和VT曲线不匹配错误?

如果由Quartus®II软件9.0版产生了Stratix®III IBIS模型显示当执行IBIS语法检查的IV和VT曲线失配误差,这是由于不正确的[电压范围]被使用。

要在Quartus II软件9.0中解决这个问题,请按照以下步骤操作:

  1. http://www.altera.com/support/devices/ibis/ibi-quartus.jsp下载stratixiii_quartus.zip
  2. 将Stratix III IBIS模型文件解压缩到< Quartus II安装 > / eda / ibis目录中。
  3. 重新运行Quartus II EDA Netlist Writer以重新生成Stratix III IBIS模型。

从Quartus II软件9.0 SP1开始修复此问题。

请登录后发表评论

    没有回复内容