在数据速率> 6.5536Gbps的情况下运行时,Arria V GT器件上的CMU PLL应该使用哪个参考时钟源?-Altera-Intel社区-FPGA CPLD-ChipDebug

在数据速率> 6.5536Gbps的情况下运行时,Arria V GT器件上的CMU PLL应该使用哪个参考时钟源?

是的,如Arria®V手册的收发器时钟部分的表2-1所示,当在Arria V GT器件上以>​​ 6.5536 Gbps的数据速率使用CMU PLL时,专用的参考时钟引脚与预期的三元组相同CMU PLL驻留应用作参考时钟源。

当替代参考时钟源自参考时钟网络时,Quartus®II软件允许您编译设计,但这不是最佳的。必须使用三元组的专用参考时钟引脚以获得最佳抖动性能。

请登录后发表评论

    没有回复内容