为什么我在Quartus II中使用DPA通道超过25行的Stratix II器件得到拟合误差软件版本5.0及更高版本?-Altera-Intel社区-FPGA CPLD-ChipDebug