为什么向量中断控制器无法在SOPC Builder 10.1-SP1中生成-Altera-Intel社区-FPGA CPLD-ChipDebug

为什么向量中断控制器无法在SOPC Builder 10.1-SP1中生成

我用Nios®II处理器实例化了矢量中断控制器。当我生成SOPC Builder系统时,我看到以下错误:

错误:vic_csr:生成回调写入的文件C:/altera/10.1/ip/altera/altera_vectored_interrupt_controller/csr/altera_vic_csr.sv不包含名为altera_vic_csr的模块
信息:vic_csr:“vic1”实例化altera_vic_csr“vic_csr”
错误:vic_priority:文件C:生成回调写入的/altera/10.1/ip/altera/altera_vectored_interrupt_controller/priority/altera_vic_priority.sv不包含名为altera_vic_priority的模块
信息:vic_priority:“vic1”实例化altera_vic_priority“vic_priority”
错误:vic_vector:文件C:生成回调写入的/altera/10.1/ip/altera/altera_vectored_interrupt_controller/vector/altera_vic_vector.sv不包含名为altera_vic_vector的模块

此问题已在Quartus®II11.0中修复。用户应使用该版本或更新版本的Quartus II软件。

请登录后发表评论

    没有回复内容