当我使用Quartus II软件6.1中的模型时,为什么X出现在我的M4K RAM的仿真输出中?-Altera-Intel社区-FPGA CPLD-ChipDebug