是的,您可以在特定器件系列中同时编程支持ISP的Altera®器件。
当联合测试行动组(JTAG)ISP时钟(TCK)以高频(1至10 MHz)运行时,与存储器单元的编程脉冲时间相比,将数据和地址信息移入器件所需的时间变得可以忽略不计。
在JTAG链中编程多个器件时,并发编程允许同时应用每个器件的编程脉冲。因此,这种并发编程允许显着减少编程时间。
当TCK以低频(~100kHz)运行时,与存储器单元的编程脉冲时间相比,将数据和地址信息移位到器件中所需的时间变得占主导地位。因此,在这些较低频率下,并发编程具有可忽略的益处。
使用串行矢量格式文件(.svf),Jam™文件(.jam)和Jam Byte-Code文件(.jbc)时,Altera支持并发编程。只要同一系列的多个器件成为目标,这些文件格式就会自动使用并发编程。
有关更多信息,请参阅 MAX II器件的系统内可编程性指南 (PDF) 和 AN 100:系统内可编程性指南 (PDF) 。
没有回复内容