错误:分配错误:信号分配语句中的源inclk宽度必须与结果宽度匹配-Altera-Intel社区-FPGA CPLD-ChipDebug

错误:分配错误:信号分配语句中的源inclk宽度必须与结果宽度匹配

虽然Quartus®II软件版本2.0正确地限制APEX™II器件PLL输入频率420 MHz时,不正确地软件放在高速差分(LVDS,LVPECL和HyperTransport™技术)输入时钟此相同的限制。 APEX II器件支持高达500 MHz的LVDS输入时钟,如解决方案中所述,APEX II器件支持的最大高速差分(LVDS,LVPECL和HyperTransport技术)输入时钟频率是多少?

Quartus II软件2.1中修复了这个问题。

请登录后发表评论

    没有回复内容