是否可以使用Arria 10器件中没有的BankIOPLL?-Altera-Intel社区-FPGA CPLD-ChipDebug

是否可以使用Arria 10器件中没有的BankIOPLL?

是的,可以使用Arria®10器件中没有的BankIOPLL。例如,F34封装中的10AS066器件没有2H,2G,3G和3H存储区,但只要它由全局时钟网络驱动,您就可以在这些存储区中使用IOPLL。

在全局或区域时钟上驱动PLL会导致PLL输入处的抖动更高,并且PLL将无法完全补偿全局或区域时钟。 Altera建议使用专用时钟输入引脚以获得最佳性能来驱动PLL。

 

请登录后发表评论

    没有回复内容