内部错误:子系统:VPR20KMAIN,文件:/ quartus/fitter/vpr20k/vpr_common/cbe_block_creator.c,行:<2935 | 2970>-Altera-Intel社区-FPGA CPLD-ChipDebug

内部错误:子系统:VPR20KMAIN,文件:/ quartus/fitter/vpr20k/vpr_common/cbe_block_creator.c,行:<2935 | 2970>

如果您的HDL代码实现连接到动态控制延迟链的DDIO输入功能,您可能会在Quartus®II10.0及更高版本中看到此错误。

您的设计必须使用硬件DDIO元件来使用动态控制的延迟链。要使用硬件DDIO元件,请实例化ALTDDIO_IN宏功能。

计划将此内部消息替换为描述Quartus II软件未来版本中的问题的错误消息。

请登录后发表评论

    没有回复内容